Please use this identifier to cite or link to this item: http://thuvienso.dut.udn.vn/handle/DUT/2599
Title: Thiết kế và thực thi lõi IP phân luồng dữ liệu trên FPGA
Other Titles: Design and Implement Traffic Management IP Core on FPGA
Authors: Võ, Thành Văn
Keywords: Phân luồng dữ liệu;Lập lịch;QoS;FPGA;Thiết bị mạng
Issue Date: 2017
Publisher: Trường Đại học Bách khoa - Đại học Đà Nẵng
Abstract: 
Phân luồng dữ liệu là một kỹ thuật được áp dụng để giải quyết nhiều bài toán, đặc biệt là trong bài toán đảm bảo chất lượng dịch vụ QoS trong các thiết bị mạng hiện nay. Trong đề tài này, tác giả sẽ trình bày các khái niệm cùng các chức năng cơ bản liên quan đến phân luồng dữ liệu. Bên cạnh đó, còn đề cập đến các thuật toán lập lịch, chỉ rõ ưu nhược điểm cùng cách thực hiện trên phần cứng các thuật toán, từ đó đề xuất thiết kế và thực hiện chức năng phân luồng dữ liệu trên FPGA. Kết quả tổng hợp của lõi IP được thực hiện trên board mạch Zynq ZC706 cho thấy lõi IP chỉ chiếm 1% số thanh ghi cùng 4% số bảng tìm kiếm LUT trong tổng số tài nguyên của board, và tần số clock tối đa đạt được là 200MHz. Cuối cùng, tác giả đã tóm tắt các kết quả đạt được và đưa ra các hướng phát triển tiếp theo.
Description: 
Luận văn Thạc sĩ Kỹ thuật. Chuyên ngành: Kỹ thuật Điện tử. Mã số: 60.52.02.03; 101 trang
URI: http://thuvienso.dut.udn.vn/handle/DUT/2599
Appears in Collections:LV.Kỹ thuật điện tử

Files in This Item:
File Description SizeFormat Existing users please Login
VoThanhVan.TT.pdf.PDFTóm tắt1.56 MBAdobe PDFThumbnail
VoThanhVan.TV.pdf.PDFToàn văn3.96 MBAdobe PDFThumbnail
Show full item record

CORE Recommender

Page view(s)

2
checked on Nov 26, 2024

Download(s) 50

4
checked on Nov 26, 2024

Google ScholarTM

Check


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.