
Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này:
http://thuvienso.dut.udn.vn/handle/DUT/5410
Nhan đề: | Design a high- speed clock duty- cycle detector (dcd) | Tác giả: | Dương, Việt Hoàng Hoàng, Kim Uyên Nguyễn, Thị Phương Diệu |
Từ khoá: | Design;Cycle detector | Năm xuất bản: | 2024 | Nhà xuất bản: | Trường Đại học Bách khoa - Đại học Đà Nẵng | Tóm tắt: | The governing clock's duty cycle depends on both side edges of the clock, playing a vital role in ensuring homogeneous performance, such as in Double Data Rate [1], etc. The DCC (Duty Cycle Corrector) circuit is the best-supporting circuit in this case, correcting duty cycle distortion when the clock goes through a chain of heterogeneous ingredients caused by temperature, process, voltage variations, etc. The DCD (Duty Cycle Detector) circuit is a sub-block of the DCC circuit, contributing to the correct functioning of DCC by detecting the percentage of duty cycle distortion. In terms of this project, we are gravitating toward expanding the accuracy percentage by increasing the working frequency to 8 GHz. This work focuses on circuit and layout implementation to analyze DCD. Concerning the increased frequency, there are manifold potential troubles noteworthy in both circuit and layout fields; hence, they must be addressed. Although issues caused by mismatches persist, to some extent, our design is quite complete. |
Mô tả: | 116 tr |
Định danh: | http://thuvienso.dut.udn.vn/handle/DUT/5410 |
Bộ sưu tập: | DA.Điện tử - Viễn thông |
Các tập tin trong tài liệu này:
Tập tin | Mô tả | Kích thước | Định dạng | Đã có tài khoản, vui lòng Đăng nhập |
---|---|---|---|---|
DA.FA.24.110.DuongVietHoang.pdf | Thuyết minh | 21.5 MB | Adobe PDF | ![]() |
Các đề xuất từ CORE
Khi sử dụng các tài liệu trong Hệ thống quản lý thông tin nghiên cứu phải tuân thủ Luật bản quyền.