
Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này:
http://thuvienso.dut.udn.vn/handle/DUT/2532
Nhan đề: | Thiết kế và mô phỏng mạch vòng khóa pha tương tự (PHASE LOCKED LOOP) sử dụng công nghệ CMOS 65nm | Tác giả: | Trần, Ngọc Nhân Phan, Thế Hợp |
Từ khoá: | Phase Locked Loop;Vi mạch;Mạch điện tử | Năm xuất bản: | 2023 | Nhà xuất bản: | Trường Đại học Bách khoa - Đại học Đà nẵng | Tóm tắt: | Nội dung đồ án gồm có 5 chương: Chương 1. Giới thiệu chung về PLL. Chương 2. Cấu trúc của một PLL. Chương 3. Thiết kế và mô phỏng hành vi. Chương 4. Thực hiện mạch. Chương 5. Mô phỏng,đánh giá kết quả. |
Mô tả: | 84 tr. |
Định danh: | http://thuvienso.dut.udn.vn/handle/DUT/2532 |
Bộ sưu tập: | DA.Kỹ thuật điều khiển và Tự động hóa |
Các tập tin trong tài liệu này:
Tập tin | Mô tả | Kích thước | Định dạng | Đã có tài khoản, vui lòng Đăng nhập |
---|---|---|---|---|
8.DA.DI.23.517_TranNgocNhan.pdf | Thuyết minh | 18.32 MB | Adobe PDF | ![]() |
Các đề xuất từ CORE
Khi sử dụng các tài liệu trong Hệ thống quản lý thông tin nghiên cứu phải tuân thủ Luật bản quyền.