Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này: http://thuvienso.dut.udn.vn/handle/DUT/5596
Nhan đề: Design a high speed Delay locked loop in tsmc 28nm
Tác giả: Hà, Nguyên Diệp
Trần, Đại Ngọc Hải
Từ khoá: Design a high speed;Locked loop
Năm xuất bản: 2018
Nhà xuất bản: Trường Đại học Bách khoa - Đại học Đà Nẵng
Tóm tắt: 
Delay Locked Loop (DLL) has been widely used for designing high-speed memory interface circuit such as Clock Distribution. The DLL is a simple means of providing a programmable clock delay between input and output to provide for clock synchronization. In order to supply a clock with a synchronized edge, in situations where the latency at the time of design is unknown, a simple, selectable approach is to insert a DLL to provide a programmable delay between the input clock and the desired output clock. Each block can then be independently synchronized after the final circuitry is assembled.

There are two main parts of DLL including Master and Slave. Each parts is divided into analog and digital part. The master DLL precisely calculates the clock period and adjusts this calculation across voltage and temperature The Slave DLL configures the delay as a precise fraction of the reference clock period. In this thesis, we focus on designing the circuit as well as the layout of Slave DLL because the Slave DLL is used for anywhere in circuit that clock need to be changed, meanwhile the Master DLL is only used once.

This thesis proposes a circuit design for the Slave DLL in TSMC 28nm process. We also propose a layout design for the Delay Line block of Slave DLL
Mô tả: 
67 Tr.
Định danh: http://thuvienso.dut.udn.vn/handle/DUT/5596
Bộ sưu tập: DA.Hệ thống nhúng

Các tập tin trong tài liệu này:
Tập tin Mô tả Kích thước Định dạng Đã có tài khoản, vui lòng Đăng nhập
DA.FA.18.013.Ha Nguyen Diep.pdfThuyết minh2.18 MBAdobe PDFHình minh họa
Hiển thị đầy đủ biểu ghi tài liệu

Các đề xuất từ CORE

Lượt xem

2
đã cập nhật vào 29-06-2025

Google Scholar TM

Kiểm tra...


Khi sử dụng các tài liệu trong Hệ thống quản lý thông tin nghiên cứu phải tuân thủ Luật bản quyền.