Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này: http://thuvienso.dut.udn.vn/handle/DUT/5955
Nhan đề: Design a calibration and control block for the Delay-locked loop (DLL) design
Tác giả: Phan, Anh Tú
Nguyễn, Văn Thanh Huy
Từ khoá: Design a calibration;Delay-locked
Năm xuất bản: 2023
Nhà xuất bản: Trường Đại học Bách khoa - Đại học Đà Nẵng
Tóm tắt: 
When transmitting high-frequency data, especially when the data is transmitted on both edges of the clock signal, we must be able to control the delay of the clock signal in comparison with data signal(s). This delay value is also required to be fixed once it is locked, the purpose is to make the clock to be able to capture data at the most stable point. In analog design, there is a design called Delay Locked Loop (DLL). The DLL block is created for that purpose, but for that block to be functional, there is a need for a controller. In this project, we will focus on the controller of the DLL block creating a delayed version of a signal, in which the delay value is fixed regardless temperature, voltage or the process of the chip. From the specification of the DLL block the circuit engineer provided, we must design a controller to make sure it meets requirement of the circuit and has some functions of the controller, making the controller calibrates the DLL block in the real-time environment (temperature, voltage, etc.), controls the delay of the clock as required, makes sure the clock signal is free of glitch during calibration and running time.
Mô tả: 
85 tr.
Định danh: http://thuvienso.dut.udn.vn/handle/DUT/5955
Bộ sưu tập: DA.Hệ thống nhúng

Các tập tin trong tài liệu này:
Tập tin Mô tả Kích thước Định dạng Đã có tài khoản, vui lòng Đăng nhập
2.DA.FA.23.101.Phan Anh Tu.pdfThuyết minh3.8 MBAdobe PDFHình minh họa
Hiển thị đầy đủ biểu ghi tài liệu

Các đề xuất từ CORE

Lượt xem

5
đã cập nhật vào 04-05-2025

Google Scholar TM

Kiểm tra...


Khi sử dụng các tài liệu trong Hệ thống quản lý thông tin nghiên cứu phải tuân thủ Luật bản quyền.